www.design-reuse-embedded.com
Find Top SoC Solutions
for AI, Automotive, IoT, Security, Audio & Video...

PCI Express 4.0通路裕量和其优点

Synopsys,资深技术营销经理,Rita Horner, Feb. 07, 2017 – 

当面临更高带宽和更快上市时间的要求时,设计人员将面临新的挑战。较高的数据传输速率使得更高带宽成为可能,同时它们会限制传输距离(由于信道损失增大),使信号的完整性降级,并降低制造良率。解决这些挑战需要时间和资源,这会对系统设计进度造成负面影响,更糟糕的是,在设计系统时,这类负面影响可能并不明显。

通过在接收器处引入PCI Express 4.0(PCIe 4.0)通路裕量特性,PCI-SIG正在解决该项挑战,通过引入该项特性,系统设计人员能够评估其系统的性能变化容差。通路裕量允许系统设计人员使用PCIe 4.0装置来测量每一系统中的可用电气裕量。在本文中,介绍了通路裕量特性,以及它是如何使设计人员按时交付更健壮系统的。

系统中的性能变化
PCI Express是一种点对点互连,它支持内部和外部连通性,或是通过线缆进行,板级连接。有三种常见的板级连接情形,它们是芯片对芯片(无连接器)、单个板和连接器的扩展卡接口、以及带多个板和连接器的背板。在复杂的背板情形下,很多原因都可能会导致信号完整性降级,包括串扰、反射、不连续和信道损失。在图1中,给出了一个在FR-4印刷电路板(PCB)上的信道损失差异示例,其中,与8 GT/s PCIe 3.0相比,24英寸走线在16 GT/s PCIe 4.0下具有更高的损失。

阅读完整文章

 Back

Partner with us

List your Products

Suppliers, list and add your products for free.

More about D&R Privacy Policy

© 2024 Design And Reuse

All Rights Reserved.

No portion of this site may be copied, retransmitted, reposted, duplicated or otherwise used without the express written permission of Design And Reuse.